2019年4月18日下午,由华中科技大学大学生就业指导中心联合芯来科技发起的RISC-V处理器开源套件技术分享会,在华中科技大学大学生活动中心603室顺利举办。这是芯来科技首次和华中科技大学进行校园合作分享,也吸引到了来自华中科技大学微电子、光电、计算机、自动化等专业,以及在职工程师等RISC-V处理器兴趣爱好者前来聆听。
分享会中,除了芯来科技CEO胡振波为大家讲解和分析RISC-V开放指令集的发展现状与应用,还有芯来科技的嵌入式研发VP陈健为大家进行该套件的演示教学。现场还惊喜的邀请到了Red Hat(红帽)公司的傅炜做了一个即兴的精彩分享。
分享会中,胡振波就「 RISC-V开放指令集的发展现状与应用以及开源RISC-V蜂鸟E203介绍 」为主题展开了讲解。
胡振波首先以简单易懂的语言为大家科普了何为指令集架构,指令集架构和微架构的区别,从指令集架构发展的必然趋势中,结合了RISC-V的发展现状,引出了RISC-V顺势而为的诞生,胡振波表示一旦新的商业格局重新形成,中国将机会甚微,这将是中国处理器产业最后一次机会,我们要抓住这一次历史机遇。
紧接着,胡振波从蜂鸟E203的现状、其影响力、系统结构、模块层次划分、流水线设计、取指单元、执行单元、存储架构设计、总线协议ICB、总线接口单元、中断和异常、低功耗的诀窍、扩展性、SoC和开发环境等这些方面详细而系统的带大家了解开源RISC-V内核蜂鸟E203。
虽然胡振波先生著有国内第一本RISC-V中文书籍《手把手教你设计CPU--RISC-V处理器篇》和第二本书《RISC-V架构与嵌入式开发快速入门》已经解决了一部分的燃眉之急,但CPU设计是一门要求设计者熟悉和精通计算机体系结构和软硬件设计的技术,我们在基于RISC-V培训新入门工程师、爱好者、学生等交流的过程中,发现初学者如果单单依靠自身的力量比较难以学习和掌握,正所谓“曲高和寡,妙伎难工”,CPU设计过于专业,同时相关的书籍也晦涩难懂,令初学者不知从何下手。在实际的练习中,也难以找到易于学习和上手的例程。
基于种种原因,我们推出了RISC-V处理器开源套件,与书籍相配套的基于蜂鸟E203开源MCU原型SoC定制的 -- Xilinx FPGA专用评估板和JTAG调试器,希望能够帮助初学者和爱好者顺利越过初期的陡峭学习曲线,进入CPU设计的坦途,RISC-V爱好者能够快速地学习RISC-V CPU设计和RISC-V嵌入式开发,让他们更快熟悉和掌握RISC-V的相关知识,做出更多有创新和创意的产品。
胡振波的分享过后,芯来科技的嵌入式研发VP陈健为大家进行该套件的演示教学。
陈健详细的从蜂鸟开源评估套件的具体组成,蜂鸟开源FPGA评估板和蜂鸟JTAG在线调试器硬件配置及其完全开源的资源包,如何生成你的专属处理器核及SoC,把FPGA芯片“变成”蜂鸟E203 SoC等进行讲解,并“手把手“为大家演示了如何进行操作。
今天还惊喜的邀请到了Red Hat(红帽)公司的傅炜老师做了一个即兴的精彩分享,傅炜老师非常详细的为我们分享了Fedora在RISC-V上的应用,还与芯来科技COO徐来在分享后热烈的与同学们进行了沟通交流。
结束的时间早已过去,但现场同学们的提问热情依旧。有不少同学纷纷提出了自己的困惑,胡振波、徐来、陈健及傅炜老师均做出了详细的回复,现场还为提问的同学们送上了胡振波的《RISC-V架构与嵌入式开发快速入门》,以感谢他们的积极参与。
这是芯来科技第一次走进高校进行校园分享,感谢华中科技大学大学生就业指导中心的大力支持。芯来科技作为一家中国大陆最专业的RISC-V处理器内核IP和解决方案公司,在国内一直都在努力推动RISC-V的CPU设计和生态建设,我们时刻找寻机会与大家分享着我们对于RISC-V的激情,对RISC-V处理器内核研发的专注,以及对赋能产业生态的执着。
期待将来有更多的机会再与大家进行分享交流!