项目简介
以系统能力培养为目标,将RISC-V相关技术融入专业课程教学中,项目围绕芯来RISC-V处理器IP(开源或商业)及相关技术,从培养学生的计算机系统、集成电路、物联网、人工智能等专业技能出发,支持高校进行基于RISC-V架构的教学课程和实验案例建设,可选但不限于以下方向:
基于开源蜂鸟处理器平台的计算机组成课程教学改革;
基于开源蜂鸟处理器平台的SoC设计课程教学改革;
基于CM32M433R MCU平台的嵌入式课程建设。
芯来科技将提供RISC-V处理器相关产品资源及技术支持。最终这些共建成果将开源开放,可共享给任何高校以作参考用于相关专业人才培养和教学课程改革。
申报条件
申请办法
1. 申报者应在产学合作协同育人平台(http://cxhz.hep.com.cn)注册教师用户,填写申报相关信息,并下载《2022年芯来科技教育部产学合作协同育人项目申报书》进行填写。
2. 项目申报人须在平台项目申报截止时间前将加盖高校校级主管部门公章的申请书形成PDF格式电子文档(无需提供纸质文档)上传至平台。若有任何疑问,请与企业项目负责人联系。
企业项目负责人:胡灿
电话:15071260198
邮箱:canhu@nucleisys.com
3. 芯来科技公司将于项目申报结束后组织专家进行项目评审,并及时公示入选项目名单。
4. 芯来科技公司将与项目申报负责人所在高校签署立项项目协议书。立项项目周期为2年,所有工作应在立项项目协议书约定的项目周期内完成。项目到期后,项目负责人通过项目平台提交结题报告及项目成果,芯来科技公司将对项目进行验收。
▼往期精彩回顾▼