-
开始接触平头哥剑池CDK,摸索(鼠标乱点)了一下,发现了里面竟然有nuclei_rvstar的sdk, 心情有点小激动。恰好手中有一块RV-STAR的板子,于是就想着那正好建个工程点个LED灯吧。1 ...
-
Error: VVP input file 10.3 can not be run with run time version 12.0 (stable)求助大佬,在/vsim下执行make run_...
-
我用的mcu200t板子,所有的约束都不用改,nucleistudio创建project也是选的flash启动。但是为什么写flash会失败?是因为address错误吗?有没有大神可以帮帮我。。。
-
蜂鸟E203 e203_ifu_ifetch.v模块中,assign ir_valid_set ifu_rsp_hsked (~pipe_flush_req_real) (~ifu_rsp_ne...
-
在使用nucleistudio对whetstone代码进行编译后,查看lst文件发现没有fadd等浮点运算的指令,为什么会有这种结果呢,如果要支持对F/D模块的编译,要怎么办
-
在很长一段时间,CPU架构百花齐放,相互争霸,处于“军阀割据”的状态。新兴处理器(CPU)开源指令集RISC-V的出现,不仅提供除x86与ARM架构之外的新选择,而且是解决这一割据局面的好选择。由于R...
-
开发板:正点原子达芬奇Pro开发板FPGA Artix-7 XC7A100T调试器:Sipeed USB-JTAG/TTL RISC-V调试器 OpenOCD报错如下: Open On-Chip De...
-
请问下面几个信号(ICB总线相关)的含义是什么?lsu2biu_icb_cmd_burstlsu2biu_icb_cmd_beatlsu2biu_icb_cmd_excllsu2biu_icb_cmd...
-
影响程序执行时长的因素有CPI,指令数,主频,如果排除了处理器主频的影响因素,指令数目又是固定的,那评比的不就是CPI了吗,也就是说我把E203改成1个单周期处理器,这种标准下的性能就能提升很多了,...
-
在使用Nuclei SDK或者HBird SDK进行下载(upload)或者调试(debug)的时候出现下面这种输出:使用的flash是w25q256FVFIG 求助有啥解决办法?
-
用NucleiStudio往ddr200t开发板下载程序后,每次程序运行一半就卡住。程序tb仿真的时候没有问题,但一上板子就卡住,请问这是什么问题?该如何解决呢?
-
如题
-
系统:Ubuntu20.04Hbird-SDK: 0.1.3工具链: nuclei_riscv_newlibc_prebuilt_linux64_2022.12 我想使用make dasm RISC-...
-
使用DDR4作为外接存储单元时,蜂鸟e203的访问地址为0x40000000,但是经过vivado的Block design后使用DDR4,在板子上跑测试DDR4读写程序,报store访问异常,不知道...
-
-
队伍编号:CICC2136 摘要本文将分享如何使用Nexys Video开发板,移植e203 运行FPGA原工程首先进入fpga原工程,如图所示 使用下面命令打开vivado make install...
-
蜂鸟e203的system文件修改后出现时序不符合要求的问题,但是仿真和上板能正常跑通。有没有大佬知道什么问题,错误如下图所示。
-
在选择硬件为e203的情况下,NuleciStudio IDE 识别不了浮点数。就是说float a1.0;打印a,a显示不出来。是因为编译器不支持浮点数吗?如果不支持,怎么没修改呢?
-
e203的乘法指令需要16个周期来执行,如果有以下代码:mul x7,x8,x9;add x10,x7,x11;后一条指令对前一条指令有数据依赖,如果不停滞流水线,后一条指令怎么才能得到正确的结果。我...
-
是通过直接修改rtl代码,还是通过其他软件?
-
在 debug 模式的时候想要查看自己添加的浮点寄存器的值,似乎只能查看整数寄存器和原有的 csr ?编译的时候已经添加了 ARCH 和 ABI 的 f 选项。
-
有大佬可以解答一下吗?在挂载DMA的时候,DMA的slave端可以挂在e_203外设的预留端口里面,按理来说DMA的master端口应该挂在的系统存储总线的slave端口,但是我发现系统存储总线的sl...
-
编译是成功了,但是遇到了论坛里常见的问题, 请问是不是要在soc中的ddr200t文件夹中hbird-e-sdk中ddr200t文件夹中的约束文件,如果要加,该加些什么。
-
队伍编号:CICC1449摘要蜂鸟E203软核工作的主频为16MHz高频时钟和3.2768KHz低频时钟,并且不同开发板提供的晶振频率不同,因此需要例化mmcm IP核和reset IP核将外部晶振...
-
已为e203添加了rvf拓展,译码已经修改,仿真浮点指令都能够通过烧到fpga上,helloworld、coremark都能够运行,但是whetstone程序时会trap in exception,报...
-
用vivado进行仿真,文件添加有错误,按论坛里以前的建议把文件改成了全局变量,但还是显示无法添加。
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 官方NICE协处理器代码详解(带注释)话不多说,直接上代码Github:https:...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Iverilog12.0、riscv64-unknown-elf-gcc10....