-
!!!
-
小白在烧录完成后调出端口,没有显示信息,在论坛里找到一篇相似的帖子,可能是触发的电平应是低电平,因为是hummingbird kit的板子。但是在nucleistudio中system_hbird.c...
-
使用版本:e203_hbirdv2修改的地方,修改vsim/bin/中的run.makefile,使用成rv32um-p-mul。修改vsim中Makefile也是rv32um-p-mul; 使用命令...
-
错误如图
-
OS:Ubuntu22.04Nuclei Studio 版本:202212具体情况如下图:我建立了对应的riscv工程并通过了编译。把ide左上角的下拉条选择到“run”后执行烧入。烧入器成功识别到了...
-
-
团队编号:CICC6217团队名称:会吹风的亚索~学校:杭州电子科技大学团队成员:李浩、刘坚、赵博涵指导老师:申东升 解决问题:在利用Xilinx开发板开发E203V2项目时,会有两个下载器,分别是F...
-
运行helloworld的时候报错Error: TDO seems to be stuck high.怎么回事呀
-
团队编号:CICC1230 团队名称:少吃米饭多吃肉 一、简介对于cpu各类测试程序,设计一个高性能的硬件乘法器模块无疑是提分最快的法案,本文将从乘法算法开始,到rtl设计进行详细的解释说明,并附带一...
-
团队编号:CICC1230 团队名称:少吃米饭多吃肉 不同加法树与乘法器结合1.传统Booth算法+Wallace树加法器以下数据在32位宽乘法实现时结果供参考:相同条件下,阵列乘法器面积最小,Wal...
-
团队编号:CICC1230 团队名称:少吃米饭多吃肉 4:2压缩器优化一般的4:2压缩器是由两级3:2压缩器串接起来的,而3:2压缩器的实质就是全加器,其结构如下:表达式如下:代码实现: module...
-
团队编号:CICC1230 团队名称:少吃米饭多吃肉 乘法器部分积压缩架构前文提到了3:2压缩器,4:2压缩器的实现方法,本文结合本队的设计提出了5:2压缩器的设计,并且给出压缩器的混合使用方法。 1...
-
团队编号:CICC1230 团队名称:少吃米饭多吃肉 高性能乘法器模块的Wallace加法树的架构推荐如下图所示,如果使用改进的4:2压缩器其结构可以如下设计,一共需要四层压缩器,最长路径延时为14个...
-
团队名称:瀚海队团队编号:CICC3348如标题所示,我们分享如何使用CMSIS DAP仿真器调试,通过NucleiStudio调试蜂鸟SOC 我们先介绍一下CMSIS DAP仿真器: 他的功能如下...
-
JTAG仿真说明步骤一进入vsim文件夹内部,并在vsim内打开terminal。输入如下命令: make run_test JTAGVPI1 JTAGPORT6666 此命令用于设定JTAG与ope...
-
我将E203移植到ZYNQ ZU15EG上后,可以运行,但在向其加载程序时,始终报错,报错信息如下,之前程序烧录成功过两三回,但后来却无法重复了,抓取jtag波形,也有显示,不知道问题出在哪里, 使用...
-
我将E203移植到ZYNQ ZU15EG上后,可以运行,但在向其加载程序时,始终报错,报错信息如下,之前程序烧录成功过两三回,但后来却无法重复了,抓取jtag波形,也有显示,不知道问题出在哪里,软件是...
-
按照《》,Nuclei Studio IDE烧录程序时,连接Openocd失败,有如下两种情况需要注意。1 烧录程序,遇见如下图错误,这时需要检查下载配置是否选择了cmlink_openocd纠正方法...
-
编译主机:Ubuntu16.04 x64开发板:MCU200T软件工具:Nuclei-SDK使用NucleiStudio2022的toolChain。 我想要在板子上运行helloworld遇到问题,...
-
队伍编号:CICC1304 系统:win10/Ubuntu20.02 NucleiStudio:2022.12FPGA:AX7050B 在将E203的比特流下载到FPGA上后,我们使用NucleiSt...
-
在vivado中导入E203V2相关源文件并建立工程以后(工程的建立参照这篇帖子https://www.rvmcu.com/community-topic-id-1501.html),工程建立以后仿真...
-
今天试着将蜂鸟E203移植到目标开发板上面,将mcu_JTAG进行约束之后,打开Nuclei Studio下载程序出现了auto_probe failed问题,目前不知道如何解决这个问题。报错如下:更...
-
我想问一下如何实现硬件断点呢,我在底层debug模块中定义了如下寄存器但是在顶层运行硬件断点的时候依旧会提示报错请问这种情况是顶层编译器没有支持吗?还是说要在其他的模块中再次声明?以及这个断点调试是不...
-
我想问一下如何实现硬件断点呢,我在底层debug模块中定义了如下寄存器但是在顶层运行硬件断点的时候依旧会提示报错请问这种情况是顶层编译器没有支持吗?还是说要在其他的模块中再次声明?以及这个断点调试是不...
-
在vivado中进行e203v2的行为级仿真,跑一个c语言编写的helloworld程序,helloworld程序是用nuclei studio里面的程序模板生成的。在vivado仿真的tb文件里,设...
-
本人使用RVSTAR MCU板子,从官网下载的例程可以打印helloworld,可以正常下载程序,当我将其改成点亮LED时,下载程序出现下面这种错误:Info : clock speed 5000 k...
-
修改蜂鸟E203 v2内核源码后,测试“hello world”程序,vivado仿真可以顺利通过,再输出界面打印出“hello world”字样,但上板后出现问题,hello world与corem...
-
求助!!一直卡在这里进行不下去了,请问大佬们这是为什么呀?每个步骤都是按照教程来的!iverilog用的12,ubuntu 20.04
-
我想测试一下芯片时钟的精确性,需要将系统时钟输出,请问GD32VF103的时钟是通过哪个引脚输出的?以下是配置输出时钟为系统时钟,但不知道这个时钟是通过MCU的哪个引脚输出的?
-
本人使用的是紫光同创板卡使用PDS软件,移植蜂鸟E203并绑定管脚后使用的调试器是SIPEED 40大洋购买 在使用Nuclei Studio 点击Run程序时出现以下错误(我怕是IDE的问题所以上...