-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Iverilog12.0、riscv64-unknown-elf-gcc10....
-
-
使用Jlink烧录程序会出现下面的打印,Error: checksum mismatch - attempting binary comparediff 0 address 0x08000004. W...
-
添加了rtc时钟设置的库文件,在主函数调用的时候报错,函数中变量未定义。报错内容是这样include文件夹里显示已经添加了库文件,库文件中也对变量进行了定义,但就是报错。
-
求助:第一次接触开发板,芯来官网不卖这个型号了,其它品牌哪个比较好呢
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Ubuntu20.04、Iverilog12.0、gtkwave3.3.103...
-
一、队伍介绍报名编号:CICC2623团队名称:吾开天工 二、Gshare预测器设计在使用传统全局历史分支预测方法时,为了做出更好的预测,通常是通过扩展历史记录表的长度来实现。这样做会获得更高的指令地...
-
在CM32M433R MCU上调用riscv_sqrt_f32()函数的计算速度比直接调用sqrtf()要慢,计算一次riscv_sqrt_f32大概54 cycles;sqrtf()大概29 cyc...
-
在配置DDR200T的DDR3时,一些关键参数的选择在手册中并没有给出,以及.ucf引脚约束文件也没有提供,请问这些信息应该从哪里得到?
-
按照https://www.rvmcu.com/community-topic-id-369.html说明安装驱动后,图示标注3处仍未显示jtag-debugger,同时Eclipse run 失败,...
-
-
如题,测试发现没有外接时钟,USB DFU跑不起来。。
-
一、 队伍介绍本参赛队队名为“第一次参赛队”,报名编号:CICC2483。本篇为蜂鸟E203系列分享第二篇。本篇介绍的内容是Hbirdv2软件调试工具openocd的编译,该内容不常见,适用于更换...
-
队伍名称:对对队分享内容:SD卡读步骤:SD卡初始化完成后,SD 卡初始化过程中的 SPI 时钟需要使用低速时钟(最好小于 400Khz)。所以要对系统时钟进行分频。SD 卡读取模块: SD 卡读取的...
-
在移植中碰到一直这样一个错误,不知道如何解决,请求大家如何解决?
-
工程配置linker flags选项添加--print-memory-usage时,编译后信息显示flash和ram已使用的百分比,发现ram打印是错误的,ram实际没有用到100。有人使用过吗?使用...
-
d:/zhtong/risc_v/tool/hbird-opensource/hbird-eclipse_2018_09/gnu mcu eclipse/risc-v embedded gcc/7.2...
-
大家好,我们是集创赛 好家伙团队(CICC1061)。我们使用的是芯来科技提供的hbirdv2_E203软核以及芯来科技MCU200T开发板,板上的FPGA芯片是XILINX的XC7A200T-FBG...
-
高云系列国产FPGA由于LUT限制1.对E203,CONFIG.V文件进行了修改2。在新建的hello文件修改: ram (wxari) : ORIGIN 0x90000000, LENGTH 8...
-
Error in final launch sequenceFailed to execute MI command:targetselect remote localhost:3333Error m...
-
驱动重装过,模式改为了flashxip,报这个错误是什么问题呀,有没有大佬回答一下 问题解决了出错原因: 以ILM模式跑程序跑飞,将模式换为flash还是会跑飞 解决办法: 在其还没运行结束之前,刷入...
-
1、环境是:Nuclei Studio IDE for C/C++ DevelopersVersion: 2023-102、开发板是正点原子达芬奇 这是跑不起来程序,不知道是什么原因还望高手指导一下
-
-
这两个预编译的作用是什么?vivado是不是可以编译system verilog的语法,而modelsim却不能呢?谢谢!!!
-
有解决方案么?
-
这上面是已经生成了的case嘛
-
在debug时执行到这一步报出如下错误,在debug前做了如下操作:1、用编译器编译了该条指令并通过仿真测试,结果如下:2、把该模块综合后,烧写到mcu200t上,再利用openocd debug时执...
-
在读取idcode的时候出现0xffffffff的情况,还是第一次遇到一直没有办法处理,不知道是rtl有点问题还是如果要调试双核在nucleistudio环境的配置上要进行修改,以下是console的...
-
按照芯来官方教程使用命令make mcs 的确是可以生成mcs文件,这个文件就是helloword程序,请问如何修改makefile,将别的文件生成mcs。我的情况是将软件编译的.verilog文件放...
-
蜂鸟E203移植其他型号FPGA后,调试器可以不用官方的调试器吗??改用本身自带串口调试吗?
-
1. rtl/n201/core/n201_config.v `define N201_CFG_ILM_ADDR_WIDTH 16 `define N201_CFG_ILM_BASE...
-
队伍编号:CICC1893队伍名称:夏芯前文介绍了APB总线,以及基于APB总线添加外设的可能性。本篇分享基于hbirdv2的APB总线添加外设的具体过程。1. APB slave硬件设计APB sl...
-
队伍介绍:报名编号:CICC1829 团队名称: 你说的对对队 这是我们队伍的第3篇帖子,本帖欲分享如何将训练好的神经网络模型部署到蜂鸟e203开发板上。 1. 加载TFLite模型std::uniq...
-
求助各位大佬,蜂鸟N203移植到xilinx ZCU104板子上,用JTAG调试的时候出现这样的错误 在vivado里面跟JTAG有关的约束如下: 在调试的时候,用的是Nuclei官方的调试器,杜邦...
-
nuclei studio会报出如下错误,不知道为什么,想请有识之士解答。使用生成的.verilog在vivado中按照论坛帖子步骤进行仿真也不能出现正确结果,请问这一步报错会影响生成的.Verilo...
-
fprintf对应fputc,对应write.c函数。那scanf对应的函数在哪里?
-
$_TARGETNAME configure workareaphys 0x80000000 workareasize 10000 workareabackup 1flash bank my_firs...
-
我把蜂鸟E203的软核输出给了外部的IO口然后连接了非官方的jtag调试器。在用jlink连接时报错:The connected J-Link does not support selecting a...
-
这个问题论坛很多了,报的错依然是all ones。。。在论坛上的方法基本都一一试过了,但还是没有办法,求帮助。我使用的开发板是黑金AX7035B,fpga芯片是ARTIX-7 XC7A35T调试器是S...