-
1. 开发板申请由于报名截止时间延期至3月31号,所以开发板申请截止时间也相应延期至3月31号,将在4月8号前开放借用通道。 2. NICE接口相关资料今年要求对于协处理器的扩展必须基于NICE接口来...
-
如上图,书上有选择为“E203 SOC”的工程,我下载了Nuclei Studio202201版本,安装了Hbird SDK,没有这个选项。
-
将蜂鸟E203烧至开发板后(我的是A7200-f484系列),在NucleiStudio上跑hello_world,出现如下错误 Error: no device found Error: unabl...
-
icubuntu:~/hbird-sdk/application/baremetal/helloworld$ make upload SOChbirdv2 BOARDmcu200t COREe203...
-
-
在添加了一些代码后出现了下方图片的错,貌似是越界的问题?想请问各位大神该怎么解决
-
希望了解RISC-V或者有RISC-V编译环境的大佬解读一下,用gcc编译相同code生成的binary size在64b和32b的RISC-V中具体相差多少呢,能否有大佬编译一下给个结果对比呢,我暂...
-
VIVADO 的官方IP核最少分频出4MHz多,而32.768KHz太小了,难道只能自己写分频器吗?谢谢。
-
移植完E203至自己的开发板后,通过JTAG下载程序进去。程序应该是已成功下载,但是在按下复位键之后串口没有打印出信息,报错信息为Error: TDO seems to be stuck high.请...
-
点击run后出现如下报错,请问可能是什么方面的原因的?求解决方案。
-
我想问一下蜂鸟内核怎么算正余弦函数
-
如图所示,选中的这三行为什么会出现在串口里面啊?在程序中都没有体现这三行,如何只在串口上打印自己写的东西啊?
-
在官方例子里面,GPIOA的16和17引脚是串口用的,如果想要修改串口使用的GPIO引脚该怎么改啊?还有一个问题,就是我把GPIOA的17引脚在原理图高亮了,这个信号的为什么接在了spi1模块下而不是...
-
报名编号:CICC2520 团队名称:暗物质队 简单介绍根据上次的分享,已经把e203成到verdi与vcs仿真环境下。这次简单介绍一下e203的仿真文件与itcm固化程序的仿真。 仿真文件简单分析一...
-
大家好, 请教一下大家在RISC-V的生态里有没有可以离线(不接开发板)分析MCU运行异常的工具;具体的流程:MCU运行过程发生异常,主动上报Assert,程序将异常位置的上下文寄存器存储到RAM中,...
-
在nuclei studio中下载代码的时候出现了下图错误串口的引脚是正确的,SOC只是加入了AXI总线下载时就出现了上图的问题
-
在fpga顶层system.v中,我们可以看到,这三个信号,定义为inout类型,但是并没有单独定义IOBUF。在vivado中,连接的管脚的信号一般都会自动添加OBUF或IBUF。但是对于inout...
-
因为开发板中没有flash,我在openocd_hbirdv2.cfg中注释掉了flash相关语句,但是下载程序时还是报错。
-
3. Compile all 把所有报错的文件从.v改成.sv详见此篇博客:《ModelSim仿真蜂鸟E203 / 200【功能验证】》 https://blog.csdn.net/qq_438581...
-
-
2. 下载蜂鸟E203源码https://gitee.com/riscv-mcu/e203_hbirdv2?_fromgitee_search 3. 新建个文件夹把rtl/e203下面所有的文件放到一...
-
大家好,我们是seu120队,编号是CICC1518,此次分享Nuclei Studio ide的一点心得。
-
大家好,我们是seu120队,队伍编号是CICC1518,此次分享芯来hello world例程,并维护芯来的文档,有少些内容需要修改。生成bit和mcs文件并没有遇到问题,参考:https://do...
-
为了把时间更多的用于作品设计,我把师兄的虚拟机分享出来。链接:链接:https://pan.baidu.com/s/1QfTOkXKtzF8KpKv54TaICg 提取码:cwjz 安装过程可以看微信...
-
报名编号:CICC2520 团队名称:暗物质队 简单介绍 这里就不详细介绍蜂鸟e203,e203的仿真环境使用的是iverilog,一般工作中,主要使用的是vcs+verdi。个人觉得使用vcs的学习...
-
-
使用vcs、vivado仿真了e203+helloworld例程。这个例程的功能是通过UART外设,以115200波特率,打印一堆信息,这已经上板测试过了。但是问题来了,我查看了仿真及RTL代码,始终...
-
软核与fpga如何共用一块flash?目前fpga开发板上只有一个flash,用nuclei 向软核中下载程序掉电就不跑了,请问怎么解决?
-
队名编号:CICC1190 队伍名称:爆炒集芯队一、简要介绍在对蜂鸟E203处理器进行运行系统级仿真测试时,可以利用VCS这一编译型仿真工具来对运行E203的模拟测试。本文即介绍在Linux系统中,进...
-
移植n101软核到非官方指定的FPGA板卡中(XC7A100TFGG676-1),蜂鸟调试器连接JTAG接口(二线JTAG调试),在使用openocd连接JTAG时,发现有报错,如下所示:D:Open...
-
按照书上步骤使用 make mcs COREe203 FPGA_NAMEartydevkit 命令时报错: Makefile recipe for target ‘obj/system.bit’ fa...
-
现在我要用block design搭建SOC,需要将总线转为AXI。按照论坛中的帖子,将e203_subsys_mems模块中的sirv_gnrl_icb2axi模块放到system层中,然后声明输入...
-
在蜂鸟e203中,顶层信号中“sysmem”总线是做什么用的
-
如题,需要一个移植rtthread的教程,有能提供的大神吗?
-
请问哪里可找到RISC-V一致性测试规范?通过了该测试,来证明该CPU遵循RISC-V标准
-
把软核移植到自己的FPGA板卡后,需要设计硬件模块,设计的硬件模块怎么与软核通信呢?通过软核的ICB总线吗?如果想把ICB总线转为AXI总线,需要哪些操作呢?
-
请问install那一列为什么有两个11呢
-
想问一下大家,我是第六届集创挑战赛的学生,看到芯来买板子的话,一个是五千,一个两千五,我们学生确实有点负担不起,想问一下大家有谁知道,租借的费用是多少啊?麻烦大家了
-
刚接触risc-v没多久,老师布置了一个项目,遇到点问题。想向各位大佬请教一下,NucleiStudio或者eclipse通过elf和memory文件可以恢复出问题时候的现场,离线调试,查看全局变量和...
-
关于NucleiStudio的使用,我想问两个问题,一个是NucleiStudio IDE编译汇编文件的问题,另一个是关于NucleiStudio IDE编译RISC-V向量扩展指令的问题,我在百度,...